师资队伍

Faculty

师资队伍

首页 > 师资队伍 > 教师名录 > 教授(研究员) > 正文

师资队伍

Teacher Directory

教授(研究员)

王鹏

时间:2026年03月26日 14:49:53 作者:王晓伟 点击:

姓名

王鹏


职称

正高级工程师


电子邮件

pengwang@shu.edu.cn


办公室

计827室


研究方向

计算机系统结构,集成电路设计与验证。

个人简介

王鹏,男,正高级工程师,博导,清华大学博士毕业。

研究领域:先进计算机体系结构,集成电路设计与验证。

超过20年计算机体系结构研究和高性能集成电路前后端设计领域工程经验,专注于先进体系结构与集成电路学科的交叉及工程应用;

曾经作为前端设计主管参与核高基国产多核/众核SoC的研制工作,相关芯片已成功量产应用于两代国产超级计算机;

作为负责人,带领团队完成超高速PCS、多协议PCS等国产化IP的研制工作,相关IP已量产应用于多颗国产服务器CPU和DSP等,IP例化累计超亿次;

作为项目负责人,多次主持上海市重大课题。

累计发表学术论文100余篇,申请并获得发明专利超过10项。

教育背景

2001.9 - 2006.6 清华大学电子工程系 博士

主要工作经历

2019.4至今 上海大学计算机学院 正高级工程师 博导

2014.1-2019.3 中科院上海高等研究院 正高级工程师

科研项目

(1) 北斗卫通天线

(2) 北斗卫通终端

(3) 低延迟PHY设计及FPGA验证

(4) 分布式边端控制样件

(5) 基于境内28nm HK工艺的定制电路增强设计----SRAM/RF-II

(6) 片间高速互联总线关键技术研究和验证

代表性论文或专著

近期论文:

1. Memory Trace Synthesis via Deep Learning for Memory Controller Simulation.

2. A UVM and Python Co-Simulation Framework for Automated Memory Controller Verification.

3. 基于JESD204B协议的智能信号处理SoC中自适应缓冲结构

4. 基于UVM的SoC中桥接芯片验证平台

5. BFRXOR: A load-aware DDR4 address mapping method

6. Design of a DDR Controller Performance Test Platform Based on FPGA and SD Card

7. Triple contrastive learning framework for domain-level zero-shot recommendation.

8. 基于SPCB的处理器直连低延时PCS的设计实现.

9. BTI Aging Monitoring based on SRAM Start-up Behavior.

10. High-Performance Password Recovery Hardware Going from GPU to Hybrid CPU-FPGA platform.

近期专利:

1. 一种基于相位调节机制的低延时SerDes电路设计

2. 一种在高速Serdes中实现对端自协商功能的方法

3. 一种基于ASIC研制的旁路验证系统及验证方法

4. 基于SERDES协议验证的检查器、功能验证系统及方法

5. 一种基于MIPI D-PHY协议的回路测试系统

6. 一种速率可配置式FPGA片间通信的连接方法及系统

7. 一种基于三重对比学习的跨域冷启动物品推荐方法

8. 一种融合文本结构信息和语义信息的文本关键词抽取方法

9. 一种融合文本语法结构和语义信息的文本实体关系自动分类方法

10. 一种基于词频幂律分布特性的文本关键词权重计算方法

上一条:王冰

下一条:彭俊杰

上海大学

地址:上海市宝山区上大路99号

邮编:200444 电话查询

技术支持:上海大学信息化工作办公室 联系我们

微信公众号

版权所有 ©上海大学 沪ICP备09014157  沪公网安备31009102000049号